<dfn id="w48us"></dfn><ul id="w48us"></ul>
  • <ul id="w48us"></ul>
  • <del id="w48us"></del>
    <ul id="w48us"></ul>
  • 華為硬件筆試試題

    時間:2020-12-11 13:30:47 筆試經驗 我要投稿

    華為硬件筆試試題

      華為硬件題目

    華為硬件筆試試題

      一 選擇

      1.微分電路

      2.CISC,RISC

      答:CISC(復雜指令集計算機)和RISC(精簡指令集計算機)是前CPU 的兩種架構。早期的CPU全部是CISC架構,它的設計目的是要用最少的機器語言指令來完成所需的計算任務。 CISC(Complex Instruction Set Computer)結構有其固有的缺點,CISC 指令集的各種指令中,其使用頻率卻相差懸殊,大約有20%的指令會被反復使用,占整個程序代碼的80%。而余下的80%的指令卻不經常使用,在程序設計中只占20%,顯然,這種結構是不太合理的'。RISC 并非只是簡單地去減少指令,而是把著眼點放在了如何使計算機的結構更加簡單合理地提高運算速度上。RISC 結構優先選取使用頻最高的簡單指令,避免復雜指令;將指令長度固定,指令格式和尋地方式種類減少;以控制邏輯為主,不用或少用微碼控制等措施來達到上述目的。

      到目前為止,RISC體系結構也還沒有嚴格的定義,一般認為,RISC 體系結構應具有如下特點:

      采用固定長度的指令格式,指令歸整、簡單、基本尋址方式有2~3種。

      使用單周期指令,便于流水線操作執行。

      大量使用寄存器,數據處理指令只對寄存器進行操作,只有加載/ 存儲指令可以訪問存儲器,

      以提高指令的執行效率。當然,和CISC 架構相比較,盡管RISC 架構有上述的優點,但決不能認為RISC 架構就可以取代CISC 架構,事實上,RISC 和CISC 各有優勢,而且界限并不那么明顯。現代的CPU 往往采CISC 的外圍,內部加入了RISC 的特性,如超長指令集CPU 就是融合了RISC 和CISC 的優勢,成為未來的CPU 發展方向之一

    【華為硬件筆試試題】相關文章:

    華為硬件筆試題考點分析08-22

    華為硬件面試題08-22

    中興硬件筆試題08-29

    華為面試筆試題08-19

    華為筆試題2017答案07-20

    華為2017筆試題08-16

    華為認證筆試題大全11-09

    華為認證筆試試題12-21

    華為招聘筆試題目02-11

    華為的Java筆試題07-31

    主站蜘蛛池模板: 中文字幕精品无码一区二区 | 国内精品久久久久久久亚洲| 日本内射精品一区二区视频 | 亚洲AV无码国产精品麻豆天美| 欧美性videofree精品| 亚洲一日韩欧美中文字幕欧美日韩在线精品一区二 | 精品久人妻去按摩店被黑人按中出 | 看99视频日韩精品| 亚洲欧美日韩精品久久| AAA级久久久精品无码片| 亚洲综合av永久无码精品一区二区 | 国产cosplay精品视频| 亚洲av永久无码精品漫画| 久久精品国产精品亚洲艾草网美妙 | 精品无码一区二区三区爱欲| 国产在线国偷精品免费看| 久久成人影院精品777| 精品调教CHINESEGAY| 亚洲AV无码之日韩精品| 精品国产午夜福利在线观看| 91大神精品全国在线观看| 国产精品福利网站导航| 国产精品国色综合久久| 久久精品欧美日韩精品| 亚洲动漫精品无码av天堂 | 亚洲а∨天堂久久精品9966| 国产精品亚洲欧美大片在线看 | 久久久九九有精品国产| 国产精品igao视频网网址| 人妻精品久久久久中文字幕69 | 99久久精品国产一区二区蜜芽| 国产精品毛片久久久久久久| HEYZO无码综合国产精品| 精品久久久久久亚洲精品| 日韩国产精品无码一区二区三区| 日韩精品无码专区免费播放| 亚洲日韩精品无码一区二区三区| 亚洲麻豆精品国偷自产在线91 | 精品乱码久久久久久久| 精品视频无码一区二区三区 | 99热热久久这里只有精品68|