<dfn id="w48us"></dfn><ul id="w48us"></ul>
  • <ul id="w48us"></ul>
  • <del id="w48us"></del>
    <ul id="w48us"></ul>
  • 基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計

    時間:2024-10-21 14:41:41 理工畢業(yè)論文 我要投稿
    • 相關(guān)推薦

    基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計

    摘要:簡要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計為例,介紹了在MAX plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計數(shù)字邏輯電路的過程和方法。

    1 引言

    CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)和FPGA(Field programmable Gates Array,現(xiàn)場可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎(chǔ)上發(fā)展起來的。同以往的PAL、GAL相比,F(xiàn)PGA/CPLD的規(guī)模比較大,適合于時序、組合等邏輯電路的應(yīng)用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實現(xiàn)方案容易改動等特點(diǎn)。由于芯片內(nèi)部硬件連接關(guān)系的描述可以存放在磁盤、ROM、PROM、或EPROM中,因而在可編程門陣列芯片及外圍電路保持不動的情況下,換一塊EPROM芯片,就能實現(xiàn)一種新的功能。它具有設(shè)計開發(fā)周期短、設(shè)計制造成本低、開發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及實時在檢驗等優(yōu)點(diǎn),因此,可廣泛應(yīng)用于產(chǎn)品的原理設(shè)計和產(chǎn)品生產(chǎn)之中。幾乎所有應(yīng)用門陣列、PLD和中小規(guī)模通用數(shù)字集成電路的場合均可應(yīng)用FPGA和CPLD器件。

    在現(xiàn)代電子系統(tǒng)中,數(shù)字系統(tǒng)所占的比例越來越大。系統(tǒng)發(fā)展的越勢是數(shù)字化和集成化,而CPLD/FPGA作為可編程ASIC(專用集成電路)器件,它將在數(shù)字邏輯系統(tǒng)中發(fā)揮越來越重要的作用。

    在數(shù)字邏輯電路設(shè)計中,分頻器是一種基本電路。通常用來對某個給定頻率進(jìn)行分頻,以得到所需的頻率。整數(shù)分頻器的實現(xiàn)非常簡單,可采用標(biāo)準(zhǔn)的計數(shù)器,也可以采用可編程邏輯器件設(shè)計實現(xiàn)。但在某些場合下,時鐘源與所需的頻率不成整數(shù)倍關(guān)系,此時可采用小數(shù)分頻器進(jìn)行分頻。比如:分頻系數(shù)為2.5、3.5、7.5等半整數(shù)分頻器。筆者在模擬設(shè)計頻率計脈沖信號時,就用了半整數(shù)分頻器這樣的電路。由于時鐘源信號為50MHz,而電路中需要產(chǎn)生一個20MHz的時鐘信號,其分頻比為2.5,因此整數(shù)分頻將不能勝任。為了解決這一問題,筆者利用VIDL硬件描述語言和原理圖輸入方式,通過MAX plus II開發(fā)軟件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整數(shù)分頻器電路的設(shè)計。

    2 小數(shù)分頻的基本原理

    小數(shù)分頻的基本原理是采用脈沖吞吐計數(shù)器和鎖相環(huán)技術(shù)先設(shè)計兩個不同分頻比的整數(shù)分頻器,然后通過控制單位時間內(nèi)兩種分頻比出現(xiàn)的不同次數(shù)來獲得所需要的小數(shù)分頻值。如設(shè)計一個分頻系數(shù)為10.1的分頻器時,可以將分頻器設(shè)計成9次10分頻,1次11分頻,這樣總的分頻值為:

    F=(9×10 1×11)/(9 1)=10.1

    從這種實現(xiàn)方法的特點(diǎn)可以看出,由于分頻器的分頻值不斷改變,因此分頻后得到的信號抖動較大。當(dāng)分頻系數(shù)為N-0.5(N為整數(shù))時,可控制扣除脈沖的時間,以使輸出成為一個穩(wěn)定的脈沖頻率,而不是一次N分頻,一次N-1分頻。

    圖2 模3計數(shù)器仿真波形

    3 電路組成

    分頻系數(shù)為N-0.5的分頻器電路可由一個異或門、一個模N計數(shù)器和一個二分頻器組成。在實現(xiàn)時,模N計數(shù)器可設(shè)計成帶預(yù)置的計數(shù)器,這樣可以實現(xiàn)任意分頻系數(shù)為N-0.5的分頻器。圖1給出了通用半整數(shù)分頻器的電路組成。

    采用VHDL硬件描述語言,可實現(xiàn)任意模N的計數(shù)器(其工作頻率可以達(dá)到160MHz以上),并可產(chǎn)生模N邏輯電路。之后,用原理圖輸入方式將模N邏輯電路、異或門和D觸發(fā)器連接起來,便可實現(xiàn)半整數(shù)(N-0.5)分頻器以及(2N-1)的分頻。

    4 半整數(shù)分頻器設(shè)計

    現(xiàn)通過設(shè)計一個分頻系數(shù)為2.5的分頻器給出用FPGA設(shè)計半整數(shù)分頻器的一般方法。該2.5分頻器由模3計數(shù)器、異或門和D觸發(fā)器組成。

    圖3 2.5分頻器電路原理圖

    4.1 模3計數(shù)器

    該計數(shù)器可產(chǎn)生一個分頻系數(shù)為3的分頻器,并產(chǎn)生一個默認(rèn)的邏輯符號COUNTER3。其輸入端口為RESET、EN和CLK;輸出端口為QA和QB。下面給出模3計數(shù)器VHDL描述代碼:

    library ieee;

    use ieee.std-logic-1164.all;

    use ieee.std-logic-unsigned.all;

    entity counter3 is

    port(clk,reset,en:in std-logic;

    qa,qb:out std-logic);

    end counter3;

    architecture behavior of counter3 is

    signal count:std-logic-vector(1 downto 0);

    begin

    process(reset,clk)

    begin

    if reset='1'then

    count(1 downto 0)

    【基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計】相關(guān)文章:

    基于EDA技術(shù)的FPGA設(shè)計03-18

    基于FPGA/CPLD和USB技術(shù)的無損圖像采集卡03-18

    基于FPGA的TS over lP的設(shè)計與實現(xiàn)03-21

    基于FPGA的前端圖像采集卡的設(shè)計11-22

    基于FPGA的DDS信號發(fā)生器的設(shè)計03-03

    基于FPGA的高頻時鐘的分頻和分配設(shè)計03-19

    基于FPGA的指紋特征點(diǎn)集匹配的設(shè)計與實現(xiàn)03-07

    基于CPLD的系統(tǒng)中I2C總線的設(shè)計03-18

    基于FPGA的快速傅立葉變換03-19

    主站蜘蛛池模板: 亚洲国产精品一区二区第四页| 久久婷婷国产综合精品| 在线观看国产精品日韩av| 97久久精品午夜一区二区| 日韩精品无码人妻一区二区三区| 精品国产91久久久久久久| 无码人妻丰满熟妇精品区| 精品久久久久一区二区三区| 国产精品久久久久影院色| 亚洲精品成人网站在线观看| 国产一在线精品一区在线观看| 99久久免费国产精精品| 日韩精品无码一区二区三区免费| 精品99又大又爽又硬少妇毛片| 久久99热精品| 欧美成人精品高清视频在线观看| 欧美成人精品第一区二区三区| 99免费精品视频| 人人妻人人澡人人爽人人精品97 | 国内精品久久久久久不卡影院| 国产suv精品一区二区33| 亚洲国产精品特色大片观看完整版| 精品福利一区二区三区精品国产第一国产综合精品 | 成人国产精品日本在线观看| 国产精品成人A区在线观看| 亚洲av永久无码精品秋霞电影影院| 日韩三级精品| 日韩午夜高清福利片在线观看欧美亚洲精品suv | 亚洲日韩一页精品发布| 欧美精品在线免费| 国产在线观看一区二区三区精品| 在线精品视频播放| 亚洲精品一二区| 亚洲国产精品自在在线观看| 国产精品视频第一页| 国产成人精品福利网站在线| 国产精品久久久亚洲| 国产suv精品一区二区33| 97久久综合精品久久久综合| 国产精品视频网站你懂得| 国产精品亚洲精品观看不卡|