<dfn id="w48us"></dfn><ul id="w48us"></ul>
  • <ul id="w48us"></ul>
  • <del id="w48us"></del>
    <ul id="w48us"></ul>
  • 在Protel99SE下實現可編程邏輯器件設計

    時間:2024-08-24 17:43:10 理工畢業論文 我要投稿
    • 相關推薦

    在Protel99SE下實現可編程邏輯器件設計

    摘要:通過工程實例介紹了在DSP?Digital Signal Processing數字信號處理?系統設計中,利用PRO-TEL99SE嵌套的Advanced Protel PLD99硬件描述語言CUPL進行可編程邏輯器件設計的方法。

    1 引言

    在以往的DSP設計中,采用TTL、CMOS電路和專用數字電路進行設計時,器件對電路的處理功能是固定的,用戶不能定義或修改其邏輯功能。但隨著電子技術的發展和工程對所需功能復雜程度的進一步提高,系統將需要很多芯片,這樣,在芯片之間,以及芯片和印刷電路板的布線和接點也相應增多,因而導致系統的可靠性下降和功耗增加,這樣也就越來越不能滿足工程實際的需要。而大規模可編程邏輯器件?PLD:Programmable Logic Device?和基于芯片的EDA?Electronic Design Automatic電子設計自動化?工具軟件則可以解決這一問題。半導體技術的提高使ASIC?Application Specific Integrated Circuit:特定用途集成電路?設計技術日趨完善,同時可編程邏輯器件在結構、工藝、集成度、功能、速度、靈活性等方面的改進和提高,也為高效率、高質量、靈活設計數字系統提供了可靠性。此外,CPLD?Complex Pro-grammable Logic Device?或FPGA?Field Programmable Array?技術的出現,又為DSP提供了一種嶄新的方法,并使CPLD或FPGA設計的DSP系統具有良好的實用性和極強的實時性。

    在Protel99se嵌套的PLD99的開發環境下,可編程邏輯器件設計可以直接面向用戶要求,自上而下地逐層完成相應的描述、綜合、優化、仿真與驗證,直到生成能夠下載到器件的JED文件,該方法結構嚴謹,易于操作,其設計流程如圖1所示。

    2 實例介紹

    在某工程中,要求利用SYN0,SYN1,SYN2,SYN3,SYN4,SYN5作為同步信號進行64個通道的選擇,以使64個通道在不同時刻進行工作,電路產生的發射脈沖連接在64個雙晶探頭上,然后將雙晶探頭產生的原始回波信號a1,b1,c1,d1經過AD8184?四選一開關?輸出到信號板進行處理。

    3 設計過程

    3.1 確定設計目的

    由于每一通道的電路都是相同的,考慮到硬件電路以及電路板容量的問題,可先將64個通道分成16組,即每塊電路PCB板設計四個通道,這16組利用SYN2,SYN3,SYN4,SYN5和撥碼開關S1選通,然后利用SYN0,SYN1產生選通每塊電路板的四個通道的選通信號A0、A1和輸出使能EN,其電路原理如圖2所示,信號的先后次序及邏輯關系見圖3。

    3.2 PLD器件的選擇和輸入輸出的確定

    由于CUPL語言與器件和生產廠家無關,根據設計目的和要求,最簡單、最常用的GAL22V10可以作為目標器件。根據GAL22V10的技術資料和器件各個管腳的定義,可將同步信號SYN0,SYN1,SYN2 ,SYN3,SYN4,SYN5和撥碼開關S1的四個管腳作為輸入信號,即選擇2~11為輸入管腳,13腳直接接地,14~20為輸出管腳,其中14~17腳用來進行通道選擇,18、19腳作為AD8184的選通信號,20腳作為AD8184的輸出使能,參見圖2。

    圖3 信號邏輯關系圖

    3.3 創建包括頭信息的源文件

    在PLD99的開發環境下,根據上述設想及管腳分配,利用Protel99se模板和硬件描述語言CUPL定義輸入輸出管腳,以創建包括頭信息的文本文件Tan-Shang.pld,然后用CUPL語言寫出如下的中間變量邏輯式和邏輯等式?注:由于描述變量EN的乘積項過多,故將變量EN分成中間變量EN1和EN2?,并完善文本文件。經過一系列設置后便可編譯原文件,編譯成功后會提示Compilation successful,方法如下:

    /** Declarations and Intermediate Variables **/

    EN1=!(k1 & k2 & k3 & k4 & syn2 & syn3 & syn4 & syn5

    #!k1 & k2 & k3 & k4 & !syn2 & syn3 & syn4 & syn5

    #k1 & !k2 & k3 & k4 & syn2 & !syn3 & syn4 & syn5

    #!k1 & !k2 & k3 & k4 & !syn2 &!syn3 & syn4 & syn5

    #k1 & k2 & !k3 & k4 & syn2 & syn3 & !syn4 & syn5

    #!k1 & k2 & !k3 & k4 & !syn2 & syn3 & !syn4 & syn5

    #k1 & !k2 & !k3 & k4 & syn2 & !syn3 & !syn4 & syn5

    #!k1 & !k2 & !k3 & k4 & !syn2 &!syn3 & !syn4 & syn5??

    EN2=!(k1 & k2 & k3 & !k4 & syn2 & syn3 & syn4 & !syn5

    #!k1 & k2 & k3 & !k4 & !syn2 & syn3 & syn4 &!syn5

    #k1 & !k2 & k3 &!k4 & syn2 &!syn3 & syn4 & !syn5

    #!k1 & !k2

    【在Protel99SE下實現可編程邏輯器件設計】相關文章:

    用Protel99SE實現脈沖電路的仿真03-18

    大容量內存文件系統設計及μC/OS下的實現03-18

    在VxWorks下實現NAT/NAPT的方法03-20

    在uClinux環境下實現虛擬局域網03-18

    都市頻道制作網的設計與實現01-07

    新聞發布系統的設計和實現03-07

    基于PQRM的PACS系統設計與實現03-07

    高校信息查詢系統的設計與實現03-28

    郵件服務器設計與實現03-08

    主站蜘蛛池模板: 亚洲?V乱码久久精品蜜桃| 日产精品久久久久久久| 中日精品无码一本二本三本| 国产92成人精品视频免费| 亚洲国产精品成人网址天堂| 国产精品免费网站| 亚洲AV成人精品一区二区三区| 国内精品国语自产拍在线观看 | 亚洲综合国产精品第一页 | 久99久无码精品视频免费播放| 国产91在线精品| 久久精品国产精品亚洲人人| 久久婷婷国产综合精品| 日韩精品在线视频| 精品国产一区二区三区无码| 无码AⅤ精品一区二区三区| 国产成人无码精品久久久免费 | 欧美精品人爱c欧美精品| 精品人妻人人做人人爽| 夜夜精品无码一区二区三区| 精品国产国产综合精品| 51久久夜色精品国产| 精品一区二区久久久久久久网站| 久久亚洲私人国产精品vA| 正在播放国产精品每日更新| 精品欧美一区二区三区久久久| 国产精品久久99| 国产午夜精品一区二区三区 | 精品国产亚洲男女在线线电影| 久久精品成人免费网站| 99久久久精品| 55夜色66夜色国产精品视频| 久久ww精品w免费人成| 无码国内精品人妻少妇| 中文字幕精品视频在线| 日韩精品一区二区三区不卡| 国内精品久久久久久久影视麻豆| 国产精品无码久久综合网| 国产成人精品大尺度在线观看| 99热亚洲精品6码| 99精品人妻少妇一区二区|