<dfn id="w48us"></dfn><ul id="w48us"></ul>
  • <ul id="w48us"></ul>
  • <del id="w48us"></del>
    <ul id="w48us"></ul>
  • 硬件筆試題目

    時間:2024-07-14 16:21:57 創業資訊 我要投稿
    • 相關推薦

    硬件筆試題目匯總

    數字電路 
    1、同步電路和異步電路的區別是什么?(仕蘭微電子) 
    2、什么是同步邏輯和異步邏輯?(漢王筆試) 
    同步邏輯是時鐘之間有固定的因果關系。異步邏輯是各時鐘之間沒有固定的因果關系!
    3、什么是"線與"邏輯,要實現它,在硬件特性上有什么具體要求?(漢王筆試) 
    線與邏輯是兩個輸出信號相連可以實現與的功能。在硬件上,要用oc門來實現,由于不用 oc門可能使灌電流過大,而燒壞邏輯門。同時在輸出端口應加一個上拉電阻。 
    4、什么是Setup 和Holdup時間?(漢王筆試) 
    5、setup和holdup時間,區別.(南山之橋) 
    6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知) 
    7、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛VIA 
    2003.11.06 上海筆試試題) 
    Setup/hold time  是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發器的時鐘信號上升沿到來以前,數據穩定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個數據就不能被這一時鐘打入觸發器,只有在下一個時鐘上升沿,數據才能被打入觸發器。保持時間是指觸發器的時鐘信號上升沿到來以后,數據穩定不變的時間。如果hold time 不夠,數據同樣不能被打入觸發器。 
    建立時間 (Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數據信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數據信號需要保持不變的時間。如果不滿足建立和保持時間的話,那么DFF將不能正確地采樣到數據,將會出現  metastability的情況。如果數據信號在時鐘沿觸發前后持續的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。 
    8、說說對數字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險怎樣消除。(仕蘭微 電子) 
    9、什么是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試) 
    在組合邏輯中,由于門的輸入信號通路中經過了不同的延時,導致到達該門的時間不一致叫競爭。產生毛刺叫冒險。如果布爾式中有相反的信號則可能產生競爭和冒險現象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容!
    10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試) 
    常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V!
    11、如何解決亞穩態。(飛利浦-大唐筆試) 
    亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞 
    穩態時,既無法預測該單元的輸出電平,也無法預測何時輸出才能穩定在某個正確的電平 
    上。在這個穩定期間,觸發器輸出一些中間級電平,或者可能處于振蕩狀態,并且這種無 
    用的輸出電平可以沿信號通道上的各個觸發器級聯式傳播下去!
    12、IC設計中同步復位與 異步復位的區別。(南山之橋) 
    13、MOORE 與 MEELEY狀態機的特征。(南山之橋) 
    14、多時域設計中,如何處理信號跨時域。(南山之橋) 
    15、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。(飛利浦-大唐筆試) 
    Delay < period - setup – hold 
    16、時鐘周期為T,觸發器D1的建立時間最大為T1max,最小為T1min。組合邏輯電路最大延 
    遲為T2max,最小為T2min。問,觸發器D2的建立時間T3和保持時間應滿足什么條件。(華 
    為) 
    17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決 
    定最大時鐘的因素,同時給出表達式。(威盛VIA 2003.11.06 上海筆試試題) 
    18、說說靜態、動態時序模擬的優缺點。(威盛VIA 2003.11.06 上海筆試試題) 
    19、一個四級的Mux,其中第二級信號為關鍵信號 如何改善timing。(威盛VIA 
    2003.11.06 上海筆試試題) 
    20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什么,還問給出輸入, 
    使得輸出依賴于關鍵路徑。(未知) 
    21、邏輯方面數字電路的卡諾圖化簡,時序(同步異步差異),觸發器有幾種(區別,優 
    點),全加器等等。(未知) 
    22、卡諾圖寫出邏輯表達使。(威盛VIA 2003.11.06 上海筆試試題) 
    23、化簡F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 
    24、please show the CMOS inverter schmatic,layout and its cross sectionwith P- 
    well process.Plot its transfer curve (Vout-Vin) And also explain the 
    operation region of PMOS and NMOS for each segment of the transfer curve? (威 
    盛筆試題circuit design-beijing-03.11.09) 
    25、To design a CMOS invertor with balance rise and fall time,please define 
    the ration of channel width of PMOS and NMOS and explain? 
    26、為什么一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子) 
    27、用mos管搭出一個二輸入與非門。(揚智電子筆試) 
    28、please draw the transistor level schematic of a cmos 2 input AND gate and 
    explain which input has faster response for output rising edge.(less delay 
    time)。(威盛筆試題circuit design-beijing-03.11.09) 
    29、畫出NOT,NAND,NOR的符號,真值表,還有transistor level的電路。(Infineon筆 
    試) 
    30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題) 
    31、用一個二選一mux和一個inv實現異或。(飛利浦-大唐筆試) 
    32、畫出Y=A*B+C的cmos電路圖。(科廣試題) 
    33、用邏輯們和cmos電路實現ab+cd。(飛利浦-大唐筆試) 
    34、畫出CMOS電路的晶體管級電路圖,實現Y=A*B+C(D+E)。(仕蘭微電子) 
    35、利用4選1實現F(x,y,z)=xz+yz’。(未知) 
    36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數量的與非門實現(實際上就是化 
    簡)!
    37、給出一個簡單的由多個NOT,NAND,NOR組成的原理圖,根據輸入波形畫出各點波形!
    (Infineon筆試) 
    38、為了實現邏輯(A XOR B)OR (C AND D),請選用以下邏輯中的一種,并說明為什 
    么?1)INV  2)AND  3)OR  4)NAND  5)NOR  6)XOR  答案:NAND(未知) 
    39、用與非門等設計全加法器。(華為) 
    40、給出兩個門電路讓你分析異同。(華為) 
    41、用簡單電路實現,當A為輸入時,輸出B波形為…(仕蘭微電子) 
    42、A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0 
    多,那么F輸出為1,否則F為0),用與非門實現,輸入數目沒有限制。(未知) 
    43、用波形表示D觸發器的功能。(揚智電子筆試) 
    44、用傳輸門和倒向器搭一個邊沿觸發器。(揚智電子筆試) 
    45、用邏輯們畫出D觸發器。(威盛VIA 2003.11.06 上海筆試試題) 
    46、畫出DFF的結構圖,用verilog實現之。(威盛) 
    47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知) 
    48、D觸發器和D鎖存器的區別。(新太硬件面試) 
    49、簡述latch和filp-flop的異同。(未知) 
    50、LATCH和DFF的概念和區別。(未知)

    主站蜘蛛池模板: 99精品视频在线观看婷| 亚洲欧美日韩精品| 精品久久久久久国产91| 亚洲精品老司机在线观看| 久久成人精品视频| 欧美精品黑人粗大免费| 欧美精品亚洲人成在线观看| 久久精品无码一区二区三区| 国产精品无码A∨精品影院| 四虎精品免费永久免费视频| 国产国拍亚洲精品福利| 91视频国产精品| 欧美jizzhd精品欧美| 老年人精品视频在线| 国产69精品久久久久99尤物| 国产精品久久成人影院| 日韩精品无码一区二区三区| 亚洲av午夜精品一区二区三区| 国产精品欧美一区二区三区| 99久久亚洲综合精品成人 | 少妇精品无码一区二区三区| 久久久精品波多野结衣| 国产亚洲精品不卡在线| 国产成人精品亚洲精品| 亚洲精品视频在线| 久久精品人人做人人爽电影| 国产欧美久久久精品| 国产精品亚洲а∨无码播放| 久久棈精品久久久久久噜噜| 亚洲精品狼友在线播放| 亚洲精品无码AV人在线播放| 亚洲精品无码鲁网中文电影| 亚洲精品美女久久777777| 亚洲高清国产拍精品26U| 亚洲第一极品精品无码久久| 亚洲精品成人片在线观看精品字幕| 亚洲国产精品一区二区第四页| 日本精品一区二区三区在线视频 | 97视频在线精品国自产拍| 久久er热视频在这里精品| 精品国产综合成人亚洲区|